集成电路基础工艺和版图设计测试试卷.doc
《集成电路基础工艺和版图设计测试试卷.doc》由会员分享,可在线阅读,更多相关《集成电路基础工艺和版图设计测试试卷.doc(3页珍藏版)》请在三一文库上搜索。
1、集成电路基础工艺和版图设计测试试卷(考试时间:60分钟,总分100分)姓名得分题型填空题选择题简单题分析题分值30451510第一部分、填空题(共30分。每空2分)1、 NMOS是利用 电子 来传输电信号的金属半导体;PMOS是利用 空穴 来传输电信号的金属半导体。2、 集成电路即“IC”,俗称芯片,按功能不同可分为 数字 集成电路和 模拟 集成电路,按导电类型不同可分为 双极型 集成电路和 单极型 集成电路,前者频率特性好,但功耗较大,而且制作工艺复杂,不利于大规模集成;后者工作速度低,但是输入阻抗高、功耗小、制作工艺简单、易于大规模集成。3、 金属(metal)氧化物(oxid)半导体(s
2、emiconductor)场效应晶体管即MOS管,是一个四端有源器件,其四端分别是 栅极 、 源极 、 漏极 、 背栅 。4、 集成电路设计分为全定制设计方法和半定制设计方法,其中全定制设计方法又分为基于 门阵列 和 标准单元 的设计方法,芯片利用率最低的是基于 门阵列 的设计方法。第二部分、不定项选择题(共45分。每题3分,多选,错选不得分,少选得1分)1、在CMOS集成电路中,以下属于常用电容类型的有( ABCD )A、MOS电容 B、双层多晶硅电容 C、金属多晶硅电容 D、金属金属电容2、在CMOS集成电路中,以下属于常用电阻类型的有( ABCD )A、源漏扩散电阻 B、阱扩散电阻 C、
3、沟道电阻 D、多晶硅电阻3、以下属于无源器件的是( CD )A、MOS晶体管 B、BJT晶体管 C、POLY电阻 D、MIM电容4、与芯片成本相关的是( ABC )A、晶圆上功能完好的芯片数 B、晶圆成本 C、芯片的成品率 D、以上都不是5、通孔的作用是( AB )A、连接相邻的不同金属层 B、使跳线成为可能 C、连接第一层金属和有源区 D、连接第一层金属和衬底6、IC版图的可靠性设计主要体现在( ABC )等方面,避免器件出现毁灭性失效而影响良率。A、天线效应 B、闩锁(Latch up) C、ESD(静电泄放)保护 D、工艺角(process corner)分析7、减小晶体管尺寸可以有效提
4、高数字集成电路的性能,其原因是( AB )A、寄生电容减小,增加开关速度 B、门延时和功耗乘积减小 C、高阶物理效应减少 D、门翻转电流减小8、一般在版图设计中可能要对电源线等非常宽的金属线进行宽金属开槽,主要是抑制热效应对芯片的损害。下面哪些做法符合宽金属开槽的基本规则?( ABCD )A、开槽的拐角处呈45度角,减轻大电流密度导致的压力 B、把很宽的金属线分成几个宽度小于规则最小宽度的金属线C、开槽的放置应该总是与电流的方向一致 D、在拐角、T型结构和电源PAD区域开槽之前要分析电流流向9、以下版图的图层中与工艺制造中出现的外延层可能直接相接触的是( AB )。A、AA(active ar
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 基础 工艺 版图 设计 测试 试卷
链接地址:https://www.31doc.com/p-11551896.html