数字电路与逻辑设计实验1new.doc
《数字电路与逻辑设计实验1new.doc》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计实验1new.doc(8页珍藏版)》请在三一文库上搜索。
1、 Quartus2原理图输入法设计1 实验名称和任务要求实验名称:Quartus2原理图输入法设计。实验目的: 1 熟悉用Quartus2原理图输入法进行电路设计和仿真。 2 熟悉实验板的使用。实验内容: 1 用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。 2 用实验内容1中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关(SW1SW3)作为输入,发光二极管(LD1LD2)作为输出。 3 用D触发器设计一个四位可以自启动的环形计数器,仿真验证其功能,并下载到实验板测试。2设计思路和过程(1) 半加器的设计:通过对半加器的
2、逻辑功能的分析可以知道,半加器完成2进制加法并有进位功能,因此使用与门和异或门即可完成逻辑功能。 打开 Quartus2并创建工程文件后,添加与门和异或门,2个输入端,2个输出端,并连线,即完成半加器的电路设计。(2) 全加器的设计:通过对全加器的逻辑功能的分析可以知道,全加器完成带有后位进位的2进制加法并向前进位,因此用(1)中的2个半加器和一个或门就可以完成该逻辑功能。 即完成3个2进制数的相加,一个半加器的其中一个输入端借另一个的S输出端,该半加器的S输出端即为全加器的S输出端。2个半加器的CO进位端进行或运算后的输出即为全加器的CO输出。(3) 环形计数器的设计:通过对环形计数器的逻辑
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 实验 new
链接地址:https://www.31doc.com/p-11583473.html