1.CMOS工艺集成电路抗辐射加固设计研究.doc
《1.CMOS工艺集成电路抗辐射加固设计研究.doc》由会员分享,可在线阅读,更多相关《1.CMOS工艺集成电路抗辐射加固设计研究.doc(33页珍藏版)》请在三一文库上搜索。
1、-1.CMOS工艺集成电路抗辐射加固设计研究 复旦大学 硕士学位论文 CMOS工艺集成电路抗辐射加固设计研究 姓名:沈鸣杰 申请学位级别:硕士 专业:微电子学与固体电子学 指导教师:俞军 20060510 摘要 摘要 辐射环境可以分为自然辐射环境和人为辐射环境。自然辐射环境主要指外太空的环境,人为辐射环境主要指核爆炸后的环境。随着越来越多的集成电路需要在辐射环境中工作,比如:卫星中的集成电路、武器系统中的集成电路,用户需要对集成电路的抗辐射能力提出要求。所以,如何设计抗辐射的集成电路成为一个迫切需要解决的问题。 一般来说,对集成电路进行抗辐射加固的方法可以分为两类:从工艺上进行加固和从设计上进
2、行加固。因为目前主流的集成电路设计流程是设计公司负责集成电路的设计(包括前端设计、后端设计),通用工艺线负责集成电路的生产。所以作为设计公司是无法通过改变工艺的方法来获得辐射加固的集成电路,因此通过设计的方法来加固集成电路的抗辐射能力,是比较可行的方案。而且通过工艺线来加固,目前还有它自身的缺点,在论文中会有介绍。 本文在分析辐射对集成电路的各种效应、以及辐射效应的产生机制的基础上,分析了各种在设计上可以使用的辐射加固技术,最后设计了一个辐射加固的单元库。 本论文的主要工作包括: 了解空间辐射环境。 理解辐射对集成电路产生的各种效应。 理解集成电路的辐射效应的产生机制。 设计一个抗辐射的单元库
3、。 在开展上述工作的同时,本文进行了积极的研究和探索,取得了一定的创新,可概括如下: 对单粒子瞬变的加固,不是从加固组合电路的角度来考虑。而是提出 使用抗单粒子瞬变的触发器来解决这个问题。这样,我们可以只对集 成电路中的时序器件和存储器进行辐射加固,可以不考虑组合电路的 辐射问题。如此,把一个复杂问题简单化。 提出使用多位移位寄存器电路来考察触发器的单粒子效应。 对已有的抗辐射触发器进行改进,从而获得更加优越的性能。 本文抗单粒子的电路均给出了仿真结果。抗总剂量的电路给出了一些国外已经发表的辐射数据。因为时间的关系,没有对流片好后的芯片进行辐射实验。关键词:超大规模集成电路、抗辐射加固设计、单
4、粒子瞬变、单粒子翻转、单粒子效应、总剂量效应、软错误,辐射实验。 ? , , 删 , ? : (? 、】, 删 ? 卸 , : ; ; ; , , : , ? ; ; ? :; 论文独创性声明 本论文是我个人在导师指导下进行的研究工作及取得的研究成果论文中除了特别加以标注和致谢的地方外不包含其他人或其它机构已经发表或撰写过的研究成果其他同志对本研究的启发和所做的贡献均已在论文中作了明确的声明并表示了谢意 作者签名:主!丝竖日期:堡!:!: 论文使用授权声明 本人完全了解复旦大学有关保留、使用学位论文的觌定即:学校有权保留送交论文的复印件允许论文被查阅和借阅:学校可以公布论文的全部或部分内容可以
5、采用影印、缩印或其它复制手段保存论文保密的论文在解密后 遵守此规定 作者签名:;如弧、导师签名: 第一章绪论 第一章绪论 单粒子效应的历史回顾 历史上第一篇从理论上揭示单粒子翻转现象的论文是在阐述等比例缩小工艺的发展趋势中提出来的【】。在年出现的这篇论文中,作者预言由于在地面上存在宇宙射线,所以当工艺尺寸缩小到一定程度后必然会发生单粒子翻转现象。 年,等第一次在论文中宣布观察到了由于宇宙射线引起的单粒子翻转现象【】。该篇论文指出,一颗已运行了年的通信卫星中的双极型触发器被发现有四个单粒子翻转。也许是因为发现的单粒子翻转数目更少,这篇文章并没有引起业界对单粒子翻转现象的重视。直到年,人们开始逐渐
6、认识到单粒子翻转现象的重要性,并且在(原子和空间辐射会议,由组织)上出现了很多研究单粒子翻转的论文。 随着在太空发现单粒子翻转后不久,使用在地面的集成电路被首次发现单粒子翻转现象】。这位在工作的作者发现的集成密度从增加到的时候,芯片出现了重大的错误率。在这个发现的带动下,世纪年代末,涌现了很多针对地面单粒子翻转现象的研究和工作。在地面上芯片发生软错误(即单粒子翻转现象)的原因很快被找到。主要原因是芯片的封装材料中包含了粒子的污染物。比如:的问题是因为他们的新的的陶瓷封装车间正好建立在一座遗弃的铀矿的下游。这个车间使用的水中带有放射性的污染物,就这样,这些放射性的污染物就进入了陶瓷的封装材料中。
7、所以通过使用一些低放射性的材料来制造芯片和对芯片加一防护层()的方法,可以从根本上消除地面上芯片发生单粒子翻转现象。这两种方法被工业界普遍使用,而且很多年使用下来,效果很好。但是,最近情况发生了变化。倒装晶格()的封装方法和多层金属布线会加剧单粒子效应。 世纪年代末,出现了一系列的证据,验证了在卫星的存储子模块中观察到的软错误,的确是由宇宙射线触发的单粒子翻转现象引起的。并且此时,第一个预测系统的软错误率的模型被提出【】。到年代末的时候,随着卫星系统使用的存储器的尺寸增加,运行的卫星每天发生的软错误数量已经不能被忽略。结合地面上观察到的软错误,越来越多的证据让人们意识到除了粒子会产生单粒子翻转
8、效应外,还有其他的机制也会产生单粒子翻转现象。 第一篇描述观察到单粒子翻转现象的论文,指出存储位的单粒子翻转是因为重离子的直接电离效应产生的【】,【】。到年的时候,两个团队在 第一章绪论 上指出,质子和电子的间接电离也是发生单粒子翻转的一种机制】。因为在自然空间环境中,质子的分布比重离子广,数量也多,所以这是一个非常重要的发现。这个发现表明:不仅是宇宙射线可以使芯片发生单粒子翻转,太阳风中的质子和地球辐射带中捕获的质子都可以使芯片发生单粒子翻转现象。事实上,在低地球轨道工作的芯片发生单粒子翻转,多数是因为由于质子触发的。 等第一次在论文中使用“”(单粒子翻转)这个术语】。这个术语迅速被同行采用
9、,用来描述由于直接电离和间接电离产生的集成电路的翻转现象。在年的时候,也是第一次发现芯片发生单粒子闩锁效应【】。 世纪年代初,对单粒子翻转的研究继续增多。到年,有专门的专题来探讨单粒子现象。在这个十年里,针对单粒子翻转的加固设计方法被大量的提出和使用【】,【】。同时,对单粒子现象的基本形成机制的研究,增加了人们对这个问题的理解。年代,对单粒子的翻转的研究主要集中在、非挥发性的存储器、锁存器和触发器上。在这十年里,成功使用在军事和空间上的芯片,证实了研究人员对于单粒子翻转现象的理解以及一些加固技术的正确性。 年代也出现了一些研究是针对以后可能会出现的其他的单粒子效应。比如:由于电路的组合逻辑或者
10、嵌入的核心逻辑发生单粒子瞬变现象(,),而引起芯片错误。年,来自的的论文被国际可靠性物理会议()评为最佳论文。该论文对工作在动态操作的微处理器进行了一些非常有启迪作用的单粒子实验 【】。指出微处理器中的某个节点发生的单粒子混乱会在短时间里传递到芯片的其他地方。年代后期也出现了一些对组合电路单粒子现象进行研究的论文(比如:【】),但是都被大量的关于存储器的单粒子翻转效应的论文所掩盖。 世纪年代,出现了两个原因,使得单粒子翻转的重要性继续得到加强。第一个原因是:可以提供集成电路辐射加固(包括单粒子翻转加固)的工艺线的数目急剧减少。这个原因使得航天系统中使用通用工艺线制造的集成电路的数目增多。当然也
11、是因为通用的工艺线能够提供更出色的器件性能。由于使用通用工艺线制造的集成电路会在辐射环境中发生单粒子翻转,所以这些集成电路给整个系统的可靠性带来了很大的问题。第二个原因是随着集成电路的特征尺寸的按比例缩小,单个晶体管面积变小、芯片集成度变高、芯片速度变快。这些变化使得芯片更容易发生单粒子翻转,甚至在桌面环境中都有可能发生单粒子翻转,也许可能会导致出现新的错误机制。在不考虑新出现的导致单粒子翻转的机制, 第一章绪论 预测了工艺线每更新一代,软错误率会增加【。 上述两个原因使得:应用在空间和军事上的集成电路的供应商要面对使用通用的工艺线来制造芯片;原来的使用通用工艺线制造集成电路的供应商开始考虑地
12、面用户环境对芯片可能造成的单粒子翻转现象。 年代后期,发生在芯片的组合逻辑或者嵌入式模块的单粒子翻转引起集成电路设计者的关注。这是因为: )发生在存储器中的单粒子翻转可以通过先进的技术来控制。比如: 工艺,不含的材料,减少发射封装()。 此外,错误检测和纠正()技术可以有效的消除存储器中的单 粒子翻转】; )根据实验和理论数据推断:随着工艺的等比例缩小,由于发生在组合 电路上的单粒子翻转而引起的芯片软错误,在整个芯片软错误率中占 有的比重逐渐上升】【】。 )电路时钟速度的增加,将增加与组合电路相关的单粒子翻转现象引起 的芯片的软错误。 进入世纪后,在存储电路、时序电路和组合电路中发生单粒子翻转
13、的可能性继续增加。对通用的工艺线来说,使用在地面的器件的单粒子翻转是一个非常严重的可靠性问题。事实上,对集成电路工业界来说,单粒子问题已经是产品可靠性问题中的主要衡量方面。 同时,传统的单粒子翻转加固技术的可行性已经是一个问题,特别是现在已经很少有工艺线专门提供抗辐射的工艺来制造集成电路。所以通过电路级来进行加固设计()引起人们相当的注意。另外一个现在关心的方面是:技术和工艺中的电荷收集和单粒子翻转问题。 本节叙述的单粒子效应主要指发生在存储器件、时序器件中的单粒子翻转()和发生在组合电路中的单粒子瞬变现象()。在有些论文中,把上述两种单粒子效应统称为单粒子翻转效应(),只不过前者被称为静态,
14、后者被称为动态。和也被称为是非破坏性的单粒子效应。破坏性的单粒子效应,比如单粒子闩锁效应等,因为超出本论文讨论的范畴,这里不在叙述。总剂量效应的历史回顾 在近多年的历史中,使用技术制造的集成电路占了主要部分,并且器件的沟道长度也缩小了多倍。随着器件越做越小,这个趋势对基于结构的器件的辐射效应和加固技术都有巨大的影响。为了能够使得器件进行等比 第一章绪论 例缩小,制造工艺、设计方式、版图方法都在进行改进。而器件几何尺寸、制造工艺、设计方式、版图方法这些因素都将影响器件的总剂量效应。 器件中的总剂量效应发生在相对比较薄的非晶绝缘体介电层以及介电层与硅的界面处。这些介电层(一般是)的厚度从(现代的栅
15、氧)到(场氧)不止,它们被使用在结构中的很多地方,比如栅极控制、器件的横向隔离、钝化层。简单的来说,总剂量效应的产生是因为辐射触发的正电荷累积在这些介电层中,导致器件的性能变差。但是器件的总剂量效应的基本机制是非常复杂的】。 一般而言,器件中由于总剂量效应引起的电荷与以下因素有关:辐射剂量、辐射剂量率、电离辐射的种类【】、内部电场】、器件尺寸 【】、温度】、辐射后条件(比如时间与温度)】、介电层材料的特性(结构、缺陷、搀杂)【、制造工艺(氧化生长和退火条件)、氧化层杂质、最后的封装技术、器件结构等。 器件的辐射敏感性在二十世纪年代早期被发现。在这之前,人们普遍认为器件,因为是多数载流子器件,所
16、以它不会像双极型器件那样受到辐射的影响,因此可以很好的使用在太空领域。器件的高输入电阻、低电流特性,使得它被使用在人类第一颗侦察卫星上。 美国的()的早期研究表明:辐射时器件性能变坏的根本原因不是因为辐射在器件表面触发的电离效应,而是因为在氧化层中建立了电荷】。辐射在器件中的氧化层建立了电荷的效应,也被其他组织证明一】。这些研究说明器件的辐射效应是总剂量效应,而不是位错效应(双极型器件)。 为了对辐射产生的中心态有直接的了解,我们使用电子旋转共振(,)来探测。可以发现介电层中的点缺陷。年代末,实验室第一次利用来测量辐射后的结构。实验发现每平方厘米的氧化层硅界面产生了个中心。 在这十年中,美国空
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 工艺 集成电路 辐射 加固 设计 研究
链接地址:https://www.31doc.com/p-2335612.html