Xilinx首次亮相的Virtex UltraScale+ HBM FPGA.doc
《Xilinx首次亮相的Virtex UltraScale+ HBM FPGA.doc》由会员分享,可在线阅读,更多相关《Xilinx首次亮相的Virtex UltraScale+ HBM FPGA.doc(1页珍藏版)》请在三一文库上搜索。
1、Xilinx首次亮相的Virtex UltraScale+ HBM FPGA早在2016年Xilinx就提出了开发Vir2852K 系统逻辑单元9Mbits BRAM资源270Mbits 的UltraRAM资源9024 集成8GB HBM 96 Gbps和32.75Gbps GTY SerDes 图1:Xilinx推出的Virtex UltraScale+ HBM系列FPGA图2:HDM与GPU/CPU/SoC集成方式随着人工智能、5G通信、大数据、云计算等应用的出现,人们对于通信带宽的要求也在不断的提高,这些应用需要高吞吐、低延迟、高密度部署等特性,传统的DDR SRAM技术不能满足人们对带
2、宽的需求,每秒增加1GB的带宽都将会产生更多的功耗,其技术发展已经进入了瓶颈期。HBM则就像摩天大厦中的楼层一样可以垂直堆叠。基于这种设计,信息交换的时间将会缩短,此外它重新调整了内存的功耗效率,使得每瓦带宽比相对于最先进的GDDR5高出了3倍多,即功耗降低3倍多。Xilinx首次亮相的Virtex UltraScale+ HBM FPGA:Xilinx最新推出的Virtex UltraScale+ HBM FPGA是基于UltraScale架构,采用16nm FinFET+工艺技术,集成最多高达8GB的HBM Gen2内存,可提供高达460GB/s的数据通信带宽。Xilinx All Programmable 3D IC 使用堆叠硅片互联 (SSI)技术,它打破了摩尔定律的限制并且实现了一系列有助于满足最严格设计要求的功能。最后虽然HBM技术能给我们提供更高的通信带宽,但是它还处在初级发展阶段,比如HBM需要更高的工艺技术因此会大幅度提升成本、大量的DRAM堆叠无疑会产生大量的热,如何散热也是极大的挑战。此外目前只有在高带宽通信应用中HBM才具有显著的优势,但是这应该是半导体行业发展的必然趋势。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Xilinx首次亮相的Virtex UltraScale+ HBM FPGA Xilinx 首次 亮相 Virtex UltraScale
链接地址:https://www.31doc.com/p-3275390.html