欢迎来到三一文库! | 帮助中心 三一文库31doc.com 一个上传文档投稿赚钱的网站
三一文库

数字电路

数字电子技术实验指导书适用专业:电子信息工程、应用电子浙江师范大学电工电子实验教学中心冯根良张长江目录实验项目实验一门电路逻辑功能的测试验证型(1)实验二组合逻辑电路(半加器全加器及逻辑运算)验证型(7)实验三组合逻辑电路(译码器和数据选择器)验证型(13)实验四触发器验证型(17)实验五时序电路(

数字电路Tag内容描述:

1、数字电路试卷一一 填空:分101102 10 16 28 10 2 165610 8421BCD最基本的门电路是: 。有N个变量组成的最小项有 个。4基本RS触发器的特征方程为 ,约束条件是 .5若存储器的容量是256215;4 RAM,该。

2、昆明理工大学硕士研究生入学考试数字电路考试大纲适用专业:080901 物理电子学第一部分 考试形式和试卷结构一试卷满分及考试时间试卷满分为150分,考试时间为180分钟二答题方式答题方式为闭卷笔试三试卷的内容结构数制与代码 lt; 6 逻辑。

3、数字电路第01章在线测试数字电路第01章在线测试剩余时间:59:54答题须知:1本卷总分值20分。2答完题后,谴一定要单击下面的交卷按钮交卷,否那么无法记录本试卷的成绩。3在交卷之前,不要刷新本网页,否那么你的答题结果将会被清空。第一题单项。

4、课程名称:数字电路 课程归属:理工学科部 开卷闭卷:闭卷 出卷人: 4 . 一个8选一的数据选择器,其地址输入 选择控制输入端的个数是 标准答案及评分标准 适用专业班级: 是否可携带填写计算器词典等:计算器 学科部主任: 一 选择题每小题2。

5、实验五 集成计数器与移位寄存器的设计与应用 熟悉中规模集成计数器的逻辑功能及使用方法 一实验目的 学习计数器的功能扩展 了解集成译码器及显示器的应用 实验设备:数字电路实验箱1台 实验器件:74LS0074LS16174LS19174LS1。

6、目录 第1章绪论1 1.1 课题背景 1 1.2 设计题目 1 1.3 设计功能技术指标 1 第2章方框图的设计2 2.1 电路的方框图 2 2.2 方框图的原理 3 第 3 章 单元电路的设计与分析 4 3.1 多谐振荡电路 4 3.2 。

7、目录 1 绪论 1 1.1 设计背景 1 2 电路分析 2 2.1 24 功能分析 2 2.2 24 译码器逻辑图 3 3 系统建模与仿真 4 3.1 建模 4 3.2 仿真波形 5 4 仿真结果分析 7 5 小结与体会 8 参考文献 9 。

8、1 2 三化简与画图每题5分,共4题 1公式法化简逻辑函数P49第一章习题18 1 2 2 卡诺图法化简逻辑函数P50第一章习题21 1 2 3画图P193第四章习题12 4画图P194第四章习题58 18 用公式法化简逻辑函数: 1 F 。

9、第4章 编码器与译码器 Coder and Decoder 编码器 问题:将4个抢答器的输出信号编为二进制代码,设计一个 简单的电路实现此功能 这个过程就是编码。 4 22种情况,需2位二进制码就能将所有情况表示; 23种情况,需3位二进制。

10、 .实验厨的 1学习中规模集成编码器和译码器的工作 原理,器件结构和使用方法。 2掌握编码器和译码器的工作原理和设 计方法。 3 二实验器件 前面实验已经介绍过的器件 74LS20双4输入与非门 3 3 74LS04 六反相器 3 3 74。

11、数字电子电路模拟试题2 题号 一一 二二 三 四 总分 得分 得分评卷人 一填空题共30分 1. 三极管有NPN和PNFS种类型,当它工作在放大状态时,发射结,集电结 ; NPN型三极管的基区是型半导体,集电区和发射区是 型半导体。 2. 。

12、第14讲,第13章 数字电路的基础知识,13.1 数字电路的基础知识 13.2 基本逻辑关系 13.3 逻辑代数及运算规则 13.4 逻辑函数的表示法 13.5 逻辑函数的化简,13.1 数字电路的基础知识,数字信号和模拟信号,电子电路中的。

13、2021920,1,第2章 逻辑门电路,2.1 二极管及三极管的开关特性,2.2 基本逻辑门电路,2.1.1 二极管的开关特性,2.1.2 三极管的开关特性,2.2.1 二极管与门,2.2.2 二极管或门,2.2.3 关于高低电平的概念及状。

14、高速数字电路设计,及 EMC 设计,1,求,电流环,目,录,1. 高速数字电路设计 . 5,1.1 何谓高速数字信号,. 5,1.2 微带线 带状线的概念. 5,1.2.1 微带线 Microstrip 1.2.2 带状线 Striplin。

15、更多课程设计论文毕业设计请访问: 引言 课程设计作为实践教学的一个重要环节,对提高学生的的创新能力有着重要的作用,通过这次课程设计,学生不仅能加强对理论知识的理解,而且提高了学生的动手能力,除此之外,还提高了学生解决问题的能力。 随着社会的。

16、 741s138 摘要: 74LS138 为3 8线译码器,共有 54/74S138和54/74LS138 两种线路结构型式, 其中LS是指采用低功耗肖特基电路. 引脚图: 1615 14 1312 11 10 9 74LS138 1 2 3 4 5 6 7 8 4 当 4 M 风 当GKD 工作原理: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B)为低电平时,可将地 址。

17、高速数字电路设计与噪声探讨 目 录 一、引言 2 二、高速电路 2 2.1 什么是高速电路 .2 2.2 高速数字电路设计 .3 2.3 高速数字电路设计中存在的噪声干扰 .3 三、电磁干扰 4 3.1 电磁干扰的概念与抑制措施 .4 3.2 变电所内电磁干扰来源、传输途径和信号模式 .5 3.3 变电所抗电磁干扰的措施 .6 结束语 8 致谢 8 参考文献 8 9 高速数字电。

18、数字电路与逻辑设计实验指导书 数字电路与逻辑设计实验指导书 主审:杨智 主编:陈荣军原伟 中山大学南方学院电子通信与软件工程系 序言 数字电路与逻辑设计实验是数字电路与逻辑设计的课程 对口的实验课,是数字电路与逻辑设计课程的实验环节。通过 本课程的学习,使学生进一步理解数字电子线路的工作原理、学会 使用常用电子仪器、掌握基本的电子测量方法、调整电路的基本实 验技能,提高理论联系实际、知识综合应用。

19、有 (1) (2) (3) A、B、C三个输入信号,试列出下列问题的真值表,并写出最小项表达式汇 如果A B、C均为0或其中一个信号为 1时。输出F=1,其余情况下 F=0。 若A B、 若A B、 C出现奇数个0时输出为1, C有两个或两个以上为 1时, 其余情况输出为 0。 输出为1,其余情况下,输出为 0。 解:F1(A,B,C尸 F2(A,B,C)= F3(A,B,C)= Em (0 Em。

20、基本触发器的逻辑符号与输入波形如图所示。试作出 Q、Q的波形。 Sd mLLLTLJTTJrU I II I I I I II I II I I I I Rd -门 h 门 I I I I11 1 Mi! j1 !? u q ; rr;T; i rT ran i i i I i i i i n i i i i i I I I i n I i k I i n I I Q , 。

21、华东交通大学课程设计 目录 一、虚拟仪器设计课程设计任务书 2 1.1 设计题目2. 1.2 设计目的和要求 2. 1.3 设计内容2. 1.4 设计进度安排 2. 1.5 设计任务书应包括的主要内容 3 1.6 考核方法3. 1.7 教师评语及成绩 3. 二、JK触发器原理介绍 4. 三、JK触发器虚拟仿真6. 四、结束语四 心得体会1.1. 参考文献1.1. 13 一、虚拟仪器设计课程设计任务。

22、数字电子技术试卷五 、选择题(每题2分,共26分) 1 .将代码(10000011)8421转换为二进制数()。 A、(01000011) 2B、(01010011) 2 C、(10000011) 2D、(00010011000。2 2 .函数F = A B十AB的对偶式为()。 A、 (A+B)(A + B)B、 A+B.a+b; c、 a + bA+Bd、 (A + b)(a+B) 3 .有符。

23、目录: 4.1 数字电路基础 4.2 基本门电路 4.3 组合逻辑电路 4.4 触发器及时序逻辑电路 4.5 集成定时器 4.6 A/D和D/A转换器,学习任务4 数字电路基础,应知: 脉冲、数制和数码的概念,脉冲的基本参数、三种逻辑关系、表达式及其真值表; 基本门电路的逻辑功能及逻辑运算规律; 编码器、译码器和数字显示器的原理; 常用触发器逻辑功能,寄存器、计数器的工作原理及逻辑功能; 555定。

24、进入实验室的几点要求和希望,1、要像上理论课一样,积极准备,认真实验; 2、要像到自己家里一样,保持实验环境整洁; 3、要像爱护自己一样,爱护我们的实验设备。,实验前的准备工作,1、检查实验台和相关设备是否供电正常; 2、检查实验所用到的电线是否完好无损; 3、切记断电接线,通电实验,断电拆线; 4、完成后要关设备电源,整理实验台。,2009年10月,数字电子技术实验实验一 数字电路实验装置使。

25、2-1一个电路如图2-43所示,其三极管为硅管,=20,试求:v1小于何值时,三极管T截止,v1大于何值时,三极管T饱和。,解:设vBE=0V时,三极管T截止。T截止时,IB=0。此时,vI=2V,T临界饱和时,vCE=0.7V。此时,vI=4.2V,上述计算说明vI4.2V时,T饱和。,1,行业材料,2-2 一个电路如图2-44所示。 已知VCC=6V,VCES=0.2V,ICS=10mA,求。

26、组合逻辑电路,Chapter6 Combinational Logic Design Practices,Chapter Outline,Documentation Standards Digital Circuit Timing and Propagation delay Combinational Logic Design Structures :- Decoders 。

27、1,2-1一个电路如图2-43所示,其三极管为硅管,=20,试求:v1小于何值时,三极管T截止,v1大于何值时,三极管T饱和。,解:设vBE=0V时,三极管T截止。T截止时,IB=0。此时,vI=2V,T临界饱和时,vCE=0.7V。此时,vI=4.2V,上述计算说明vI4.2V时,T饱和。,2,2-2 一个电路如图2-44所示。 已知VCC=6V,VCES=0.2V,ICS=10mA,求集电极。

28、5.1 概述 5.2 SR锁存器 5.35.5 电平触发、脉冲触发及边沿触发的触发器(内部结构一般了解) 5.6 触发器的逻辑功能及描述方法,第五章 触发器,5.1概述,一、定义: 触发器(Flip Flop,简写为FF)是一能够存储一位二值信号的基本单元电路。,二、基本特点: (1)有两个能自行保持的稳定状态,即稳定状态0、1。 (2)可以置1或0状态。,三、分类 1. 按触发方式(电平。

29、1、用一片161或160实现小于16或10进制计数器的方法; 清零法、置数法 2、用多片161或160实现大于16或10进制计数器的方法; (1)M=N1N2 串行进位法、并行进位法、整体置零法 (1)MN1N2 整体置零法,复习,1. 环形计数器,设初态为1000,四、移位寄存器型计数器,环形计数器有效循环的每个状态只包含一个1或0,可以直接以各个触发器输出端的1或0状态表示电路的。

30、第四章复习,第一大重点:基本概念 1、 逻辑电路分类: 组合逻辑电路 时序逻辑电路 2、组合逻辑电路的特点: 动作特点:每一时刻的输出仅取决于该时刻的输入,与电路原来的状态无关; 电路结构特点:不包含记忆单元(或存储单元。),第二大重点:组合逻辑电路的分析 步骤:根据电路写出输出表达式化简(为使写真值表简单)写出真值表说明功能。,第三大重点:组合逻辑电路的设计,设计:已知实际逻辑问题求实现该逻辑。

31、,分立元件门电路的特点: (1)体积大、工作不可靠。 (2)需要不同电源。 (3)各种门的输入、输出电平不匹配。,3、三极管反相器,A=1时,vI为高电平,T饱和导通,vO=VCES,Y=0;,A=0时,vI为低电平,T反向截止,vO=VCC,Y=1;,重要题型:如何判断三极管的工作状态?,三极管工作状态判断问题分析思路,2、若不能直接看出三极管是否截止,则先假设三极管截止,求出vBE;,3、若v。

32、1、寄存器及移位寄存器的概念; 2、计数器的概念、分类; 3、用T、T触发器构成二进制加减计数器的规律。,复习:,三、集成中规模计数器芯片介绍,1. 四位同步二进制加法计数器74LS161;(P282) 2. 四位同步二进制加/减计数器74LS191;(P285) 3. 四位同步二进制加/减计数器74LS193(双时钟);(P288) 4. 同步十进制加法计数器74LS160;(P291) 5. 。

33、TTL门电路相关参数: VIH(min):输入高电平最小值(开门电平VON) VIL(max):输入低电平最大值(关门电平VOFF) VOH(min):输出高电平最小值(标准高电平VSH) VOL(max):输出低电平最大值(标准低电平VSL) IIL:低电平输入电流 IIS:输入短路电流(低电平输入电流最大值) IIH:高电平输入电流(输入漏电流) N:扇出系数,TTL门最多驱动同类门的个数 R。

34、复习,(1)有稳态和暂稳态两个工作状态; (2)在外界触发脉冲作用下,输出能从稳态翻转到暂稳态,在暂稳态维持一段时间后,再自动返回稳态; (3)暂稳态维持时间的长短取决于电路本身的参数,与触发脉冲的宽度和幅度无关。,2、单稳态触发器的分析方法;,(1) 确定电路的稳态、暂稳态,以及触发脉冲类型; (2)分析电路工作过程,定性画出各关键点电压波形,找出 决定电路状态发生转换的控制电压; (3)画出控。

35、复习,2、只读存储器ROM分类及特点、相关重要概念;,3、随机存储器RAM分类及特点、相关重要概念。,1、存储器的定义、类型及特点、重要性能指标;,7.4 存储器容量的扩展,一、位扩展:如果一片ROM或RAM中的字数够用而位数不够用时,需进行位扩展。 扩展方法:将几片ROM或RAM的地址线、读/写线和片选线分别并接后,扩展后的位数即为各片位数的和。 例:用 ? 片10241位的RAM接成一个102。

36、复习,1、时序逻辑电路功能特点:任意时刻的输出不仅取决于该时刻的输入,而且还与电路原来的状态有关。有记忆功能。,2、时序逻辑电路结构特点:由组合逻辑电路和存储电路两 部分组成,其中存储电路必不可少。,3、时序逻辑电路分类:按照存储电路中触发器的动作特点不同可分为:同步时序电路和异步时序电路。,按照输出信号的特点,分为米利(Mealy)型和穆尔(Moore)型两种。,4、描述时序电路的方法:状态转换。

37、,2、 CMOS 反相器的电路结构及工作原理;,1、 逻辑体制的概念;,4、 CMOS反相器的电压及电流传输特性曲线;,5、 CMOS反相器的阈值电压及噪声容限的概念。,复习,3.3.3 CMOS反相器的静态输入特性和输出特性,一、输入端保护措施和输入特性,二极管压降为VDF =0.7V,2、输入特性,当VI VDD+ VDF时,D1导通; 当VI <VDF时,D2导通; 当0<VI。

38、1、组合逻辑电路的概念; 逻辑电路分类;组合逻辑电路特点;,复习,2、组合逻辑电路的分析方法; 3、组合逻辑电路的设计方法(用SSI实现)。,P165例题4.2.2自己看 例题:P210 4.6,P210 例4.6 :输入变量:A、B、C 输出变量:MS、ML,工作为“1”,停止工作为“0”,列真值表:,重点:各种MSI器件的功能、类型、原理、扩展及应用 学习思路:掌握定义(功能) 类。

39、课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网 课后答案网。

40、第一章数字电路基础 1.1基本要求 1.正确理解以下基本概念:正逻辑、负逻辑、数制打码制、二极管与三极管的开关作用和 开关特性、逻辑变量、逻辑函数、“与、或、非”基木逻辑关系。 2.熟练掌握三极管三种工作状态的特点及判别方法。 3.熟练掌握逻辑函数的几种表示方法( 真值表、表达式、逻辑图) ,并会相互转换。 1.2解答示例及解题技巧 1.5(1) (54)D =(0101,0100)842i=( 1000,0100)5421=( 1000,0111)余3 (2) (87.15)D =(1000,0111.000l,0101)842i =(1011,1010.0001,1000)5421 =(1011,1010.0100,1000)余3 (3) (239.03)D =(0010,0011,10() 。

41、精品文档 精品文档 Made by 遇见 第一套 一选择题( 18 分) 1以下式子中不正确的是() a1?AA bAA=A cBABA d1A 1 2已知BABBAY下列结果中正确的是() aYA bYB c YA B d BAY 3TTL 反相器输入为低电平时其静态输入电流为() a 3mA b 5mA c 1mA d 7mA 4下列说法不正确的是() a集电极开路的门称为OC门 b三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c OC门输出端直接连接可以实现正逻辑的线或运算 d利用三态门电路可实现双向传输 5以下错误的是() a数字比较器可以比较数字大小 b实现两个一位二进制数相加的电路叫全加器 c。

42、1 数字电路习题 二、逻辑函数的化简二、逻辑函数的化简 1. 代数法代数法2. 卡诺图法卡诺图法 三、组合逻辑电路分析与设计三、组合逻辑电路分析与设计 1. 逻辑表示方法之间的转换。逻辑表示方法之间的转换。 加法器、编码器、译码器、数据选择分配器、数值比较加法器、编码器、译码器、数据选择分配器、数值比较 器及相关芯片器及相关芯片74LS283、74LS139、74LS138、74LS153、 74LS151、74LS85等工作原理及外围电路。等工作原理及外围电路。 一、逻辑函数的表示方法一、逻辑函数的表示方法 总复习总复习 逻辑表达式、真值表、卡诺图、逻辑。

43、1 电子技术基础数字部分总结 张步阳张步阳 20130817 20130817 华中科技大学华中科技大学 机械科学与工程学院机械科学与工程学院 1. 逻辑代数的基本定律和恒等式 0、1 律: A + 0 = A A 0 = 0 A + 1 = 1 A 1 = A A + A = A A A = A 互补律:A + A = 1 A A= 0 结合律:A + B + C = (A + B) + C A B C = (A B) C 交换律:A + B = B + A A B = B A 分配律:A ( B + C ) = AB + AC A + BC = ( A + B )( A + C ) 反演率(摩根定理) :ABC.ABC. A BC.ABC. 吸收率: A+AB=A A(A+B)=A A+AB=A+B (A+B)(A+C)=A+BC 常用恒等式:AB+。

44、 数字电路寄存器级电路整理介绍 数字电路寄存器级电路整理介绍数字电路寄存器级电路整理介绍 一、数字电路整理的两个阶段 一、数字电路整理的两个阶段 电路整理是指从平面化电路到层次化电路的过程。 对于数字电路的整理通常可以分为两个阶段: 第一阶段是从门级电路到寄存器级电路,此环节是把所有的寄存器、计数器、时钟树、 测试链、存储模块译码器等基本模块整理清楚,同时还会把主要数据流向分析清楚。寄存器 级整理芯片电路整理分析的必要环节, 主要利用电路结构分析知识, 与芯片应用领域知识基 本无关,因此,其技术难度并不高,。

45、实用文案 标准文档 实验一逻辑门电路 一、 与非门逻辑功能的测试 74LS20(双四输入与非门) 仿真结果 实用文案 标准文档 实用文案 标准文档 输入输出电压 (V) 输出逻辑 状态 A B C D Y 0 0 0 0 5 1 0 0 0 1 5 1 0 0 1 1 5 1 0 1 1 1 5 1 1 1 1 1 0 0 实用文案 标准文档 二、 或非门逻辑功能的测试 74LS02(四二输入或非门) 仿真结果: 实用文案 标准文档 实用文案 标准文档 三、 与或非门逻辑功能的测试 74LS51(双二、三输入与或非门) 输入输出电 压( V) 输出逻辑 状态 A B Y 0 0 5 1 0 1 0 0 1 0 0 0 1 1 0 0 实用文案 标准文档 。

46、优秀学习资料欢迎下载 1. (47.5 )10 =( 101111.1000 )2 =( 2F.8 )16 =( 01000111.0101 )8421BCD 码 。 2. n 个变量的最小项共有 2 n 个,所有最小项之和为 1 。 3. 写出下列触发器特性方程: SR 触发器 Q= S +RQ ,SR=0 (约 束条件); JK 触发器 Q= JQ+KQ 。 4. 三个 JK触发器构成计数器, 其最多有效状态为 8 个;若要组成十进制 计数器,则需要 4 个触发器,它的无效状态有 6 个。 5. 由或非门构成的基本R 、 触发器,则其输入端 R、 S应满足的约束条件为 (B) 。 . R+S=. RS=. R+S=.RS= 6. 设计一个三人表决电路,结果按“。

47、数电实验二 姓名:李可/ 徐军学号: pb9210132 / pb09210134 组别: 5 实验题目: 数据选择器 实验目的:了解数据选择器的工作原理; 熟悉数据选择器的引脚及其作用; 熟悉数据选择器的工作过程以及学习简单的数据选择器的应用。 实验内容 :1:利用两片八选一的数据选择器设计一个十六选一的数据选择器; 实现 Y1=m(1,2,4,5) Y2=(9,10,12) 2:利用十六选一数据选择器设计一个选择器使得输出Y=Y1+Y2=m(6,7,8,11,13) 3:利用八选一数据选择器设计一个红绿灯指示灯,区别红绿灯是否正常。 实验原理 :在数字信号的传输过程中,又是需要从一组。

48、实验五移存器功能测试及应用 一、 实验目的 1、熟悉移位寄存器(移存器)的电路结构和工作原理。 2、 掌握 D触发器 74HC(LS)74及集成移位寄存器74HC(LS)194的逻辑功能和使用 方法。 二、 实验设备和器件 1、数字逻辑电路实验板1 块 2、74HC(LS)74 (双 D 触发器)2 片 3、74HC(LS)194 (4 位双向通用移位寄存器)2 片 三、 实验原理 移位寄存器是具有移位功能的寄存器,其中所存的代码能够在移位脉冲的作用下依次左移或 右移。 既能左移又能右移的称为双向移位寄存器,只需要改变左、 右移的控制信号便可实现 双向移位要求。移位寄存器存。

49、1 数字集成电路 一、填空题 1. “全 1 出 0,有 0 出 1”描述的逻辑关系是与非逻辑。 2. 101ABC时,函数CBABY之值为Y1 。 3. 逻辑函数的表示方法有真值表、 逻辑表达式、逻辑图、 波形图、卡诺图 五种。 4. ABAB ,ABAB ,AABA+B,ABABA。 5. 常用的集成组合逻辑电路有编码器、 译码器、 数据选择器等。 6. 编码器的功能是将输入信号转化为二进制代码输出。 7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的输入状态,而且 还取决于电路原来的状态。所以时序电路具有记忆性。 8. 计数器的主要用途是对脉冲进行计数,也可以用。

【数字电路】相关PPT文档
[信息与通信]数字电路 第四章触发器jsp.ppt
[其它课程]数字电路四版第4章.ppt
数字电路PPT第一章基础知识.ppt
数字电路第8章A-D转换.ppt
数字电路第五章锁存器和触发器.ppt
数字电路第四章2.ppt
数字电路第五章锁存器触发器.ppt
数字电路锁存器详解.ppt
数字电路 第8章(可编程逻辑器件).ppt
02数字电路与系统设计课后习题答案第二章新版书.ppt
matlab在数字电路中应用.ppt
Synopsys实验系列3数字电路仿真VCS.ppt
1.数字电路基础教程.ppt
南京邮电大学数字电路第一章-习题.ppt
1[2].数字电路基础教程.ppt
1数字电路第五章习题解答.ppt
编码(解码)类数字电路的测试方法.ppt
2.门电路课件-数字电路.ppt
模拟与数字电路实验CAI课件.ppt
福大数字电路第6章时序逻辑电路.ppt
清华模电数电课件0前言-数字电路.ppt
5.数字电路基础知识.ppt
5.时序课件-数字电路.ppt
chap1.1数字电路基础和计算机中的逻辑部件.ppt
1第一章数字电路基础知识.pps
数字电路与逻辑设计习题.ppt
数字电路第八章 8 脉冲波形的变换与产生.ppt
【数字电路】相关DOC文档
数字电路实训心得体会_数字电路实习总结报告.doc
《数字电路》课程教学改革探索.doc
《数字电路应用》的设计与仿真探究.doc
数字电路期末复习题及答案.doc
Multisim在数字电路教学中的应用研究.doc
数字电路的教学改革与创新.doc
项目化教学在中职数字电路中的试行.doc
浅谈数字电路实验教学中学生设计能力的培养.doc
[初中教育]数字电路教案.doc
[工学]全国2006年4月高等教育自学考试模拟电路与数字电路试题历年试卷.doc
[工学]数字电路基础A带答案.doc
[工学]浙江大学信号系统与数字电路考试大纲.doc

经营许可证编号:宁ICP备18001539号-1

三一文库
收起
展开